در این مقاله، ما مشخصات ساخت یک تکنولوژی CMOS نانووایر با قابلیت تنظیم ولتاژ، به منظور بالا بردن انعطاف در طراحی مدار و کاربردهای منطقی قابل تنظیم مجدد را گزارش می دهیم. ساختارهای NW سیلیکونی با اتصالات Schotty_S/D روی لایه سیلیکون-بر-عایق (SOI)، به منظور ساخت ترانزیستورهای CMOS-مانند تک قطب نابسته به عامل ناخالصی استفاده شده اند. انتخاب نوع وسیله (PMOS یا CMOS) با بکاربری یک بایاس بک-گیت انجام شده است. قابلیت برنامه نویسی چند بعدی این روش در ساخت اینورتر VS-NW-CMOS نشان داده شده است.
نانووایرهای سیلیکون (Si_NW) شدیدن توسط گروه های تحقیقاتی مورد بررسی قرار گرفته و به عنوان جایگزین امیدوار کننده ای برای تکنولوژی های ترانزیستور بر مبنایMOSFET استاندارد، در نظر گرفته شدند؛ نظر باینکه کوچک کردن مقیاس های هندسی کلاسیک وسایل ها MOSFET به بن بست رسیده اند [1]. اگرچه، از آنجایی که ترانزیستورهای نوع n ونوع p سنگ بنای اصلی منطق MOS مکمل امروزی _یعنی ساده ترین وسیله آن، اینورتر [3] می باشد؛ آنطور که پیداست ویژگی ambipolar [2] نانو وایرها یک سد راه می باشند؛ ساخت از پایین به بالای NW مورد بحث ما، روش رشد گاز-مایع-جامد، اغلب با تکنولوژی استاندارد CMOS، به دلیل مواد کاتالیزور استفاده شده، و نیز نیاز دماهای رشد بالا در طی فرآیند ساخت_ سازگار نمی باشد. مشکلات حل نشده دیگری نیز در طی افزودن ناخالصی ظاهر می شوند (برای مثال تجزیه عامل ناخالصی) [4 و 5]، بنابراین استفاده از نانووایرهای توسعه یافته در مجموعه های مدار مجتمع با اندازه های بزرگ، خیلی امکان پذیر نمی باشد. همان طور که خواهید دید، بیشتر این دغدغه ها می تواند با ساخت بالا-به-پایین وسایل Si-NW تک قطب، با کنتاکت های Schottky برای درین و سورس، برطرف شود. به علاوه، روش ما بر مبنای کنترل با نوع-ترانزیستور(یعنی PMOS یا NMOS) وسیله، توسط ولتاژ back-gate می باشد؛ که منجر به این می شود که راه برای مشخصه های ترانزیستوری قابل کلید زنی، تغییر یافتنی باشد.